HOME > 상세정보

상세정보

프로세서 코어 설계 및 시스템 수준 검증 기술의 개발

프로세서 코어 설계 및 시스템 수준 검증 기술의 개발 (2회 대출)

자료유형
단행본
개인저자
경종민
단체저자명
한국과학기술원
서명 / 저자사항
프로세서 코어 설계 및 시스템 수준 검증 기술의 개발 / 한국과학기술원 주관연구 ; [과학기술부 편].
발행사항
과천 :   과학기술부,   2004.  
형태사항
332 p : 삽도 ; 30 cm.
일반주기
중사업명: 국가지정연구실사업  
주관연구책임: 경종민  
서지주기
참고문헌: p. 306-311
000 00000nam c2200205 k 4500
001 000045149174
005 20230216101255
007 ta
008 050126s2004 ggka 000a korBU
035 ▼a KRIC09679649
040 ▼a 242002 ▼d 211009 ▼c 211009
041 0 ▼a kor ▼b kor ▼b eng
082 0 4 ▼a 621.392 ▼2 22
088 ▼a 2000-N-NL-01-C-005
090 ▼a 621.392 ▼b 2004g
110 ▼a 한국과학기술원 ▼0 AUTH(211009)35854
245 1 0 ▼a 프로세서 코어 설계 및 시스템 수준 검증 기술의 개발 / ▼d 한국과학기술원 주관연구 ; ▼e [과학기술부 편].
260 ▼a 과천 : ▼b 과학기술부, ▼c 2004.
300 ▼a 332 p : ▼b 삽도 ; ▼c 30 cm.
500 ▼a 중사업명: 국가지정연구실사업
500 ▼a 주관연구책임: 경종민
504 ▼a 참고문헌: p. 306-311
700 1 ▼a 경종민
710 ▼a 한국. ▼b 과학기술부 ▼0 AUTH(211009)148152
740 ▼a 프로세서 코어 설계 및 시스템 수준 검증

소장정보

No. 소장처 청구기호 등록번호 도서상태 반납예정일 예약 서비스
No. 1 소장처 과학도서관/Sci-Info(1층서고)/ 청구기호 621.392 2004g 등록번호 121103150 (2회 대출) 도서상태 대출가능 반납예정일 예약 서비스 B M

컨텐츠정보

목차

제1장 연구개발과제의 개요=9,11,1

제1절 연구개발 목적=9,11,1

제2절 연구개발 필요성=10,12,1

1. 연구개발의 경제ㆍ사회ㆍ기술적 중요성=10,12,3

제3절 연구개발 범위=13,15,1

1. 최종 연구 개발=13,15,1

2. 단계별 연구 개발=14,16,1

제2장 국내외 기술개발 현황=15,17,1

제1절 국내 기술개발 현황=15,17,1

1. 프로세서 코어 관련 기술 개발 현황=15,17,1

2. 시스템 수준 검증 기술 현황=16,18,1

제2절 국외 기술개발 현황=16,18,1

1. 프로세서 코어 관련 기술 개발 환황=16,18,2

2. 시스템 수준 검증 기술 현황=17,19,1

제3절 연구개발 결과의 위치=17,19,1

1. 프로세서 코어 관련 기술=17,19,2

2. 시스템 수준 검증 기술 현황=18,20,1

제3장 연구개발 수행 내용 및 결과=19,21,1

제1절 고성능ㆍ저전력 임베디드 프로세서 코어 개발=19,21,1

1. 개요=19,21,1

2. 프로세서 구조=19,21,8

3. 프로세서 설계=26,28,8

4. 구현 및 테스트=34,36,5

5. 결론=38,40,2

제2절 DSP 프로세서 코어 개발=40,42,1

1. FLOVA의 개요=40,42,4

2. FLOVA 코어 부분=43,45,39

3. 결론=81,83,4

제3절 네트Ÿp 프로세서 개발=85,87,1

1. 2G포트 지원의 네트Ÿp 프로세서 개발=85,87,21

2. 5G포트 지원의 네트Ÿp 프로세서(NP10) 개발=105,107,20

3. 결론=124,126,3

제4절 Datapath Assembler 개발=127,129,1

1. 개요=127,129,2

2. 데이터패스 레이아웃 구조=128,130,2

3. Full-Custom Quality 데이터패스=129,131,14

4. 결과=142,144,4

5. 결론=146,148,1

제5절 타이밍 정보를 포함한 기능단계 시뮬레이터 개발=147,149,1

1. 시뮬레이터 개발 배경=147,149,9

2. 컴파일러를 이용한 Time Stamp 생성 방법=155,157,16

3. 시뮬레이션 결과=170,172,8

제6절 기능단계 검증 시스템 개발=178,180,1

1. 기능 단계 검증 시스템의 개요=178,180,9

2. 소프트웨어와 하드웨어 통신 방법 및 속도 향상 방안=186,188,13

3. SDRAM Controller=198,200,13

4. 에뮬레이션 환경에서 Hardware-Assisted Coverage Analysis=210,212,9

5. 검증 시스템의 디버깅 기능 개발=218,220,18

제7절 플랫폼 기반의 시스템 칩 개발 환경 개발=236,238,1

1. 디자인 환경=236,238,4

2. 자동화된 버스 생성=239,241,12

3. 소프트웨어 인터페이스=250,252,3

4. 디버깅 환경=252,254,3

제8절 임베디드 코어를 포함한 시스템 칩 검증 시스템 개발=255,257,1

1. 소개=255,257,3

2. 구조적 특성=257,259,5

3. ARM Base Board 셋팅=261,263,3

4. 하드웨어 구성=263,265,13

5. 메모리 맵=275,277,7

6. 데모 및 결과=281,283,2

제4장 목표달성도 및 관련분야에의 기여도=283,285,1

제1절 주요 연구개발 결과=283,285,1

1. 계획 목표 달성도=283,285,2

2. 대표적 성공 사례=284,286,2

3. 연구개발성과 현황=285,287,14

제2절 공공기능 수행 실적=299,301,1

1. 홈페이지 운영=299,301,1

2. 과목 개설=299,301,1

3. 벤처 기업 기술 지원 및 공동 연구=299,301,1

4. 초청 강좌 및 공개 세미나=300,302,2

5. 교재 출판=301,303,1

제5장 연구개발결과의 활용계획=302,304,1

제6장 연구개발과정에서 수집한 해외과학기술정보=303,305,1

제1절 연구 기관 및 프로젝트=303,305,1

제2절 상업용 기술 동향=303,305,3

제7장 참고문헌=306,308,6

특정연구개발사업 연구결과 활용계획서=312,314,21



Chapter 1. Overview Of Research=9,11,1

Session 1. Purpose=9,11,1

Session 2. Necessity=10,12,3

Session 3. Scope=13,15,2

Chapter 2. Status Of Domestic And Foreign Research=15,17,1

Session 1. Status Of Domestic Research=15,17,2

Session 2. Status Of Foreign Research=16,18,2

Session 3. Location Of Research Results=17,19,2

Chapter 3. Contents And Results Of Research=19,21,1

Session 1. High-Performance, Low-Power Embedded Processor=19,21,21

Session 2. Digital Signal Processor=40,42,45

Session 3. Network Processor=85,87,42

Session 4. Datapath Assembler=127,129,20

Session 5. Timed Functional Simulator=147,149,31

Session 6. Functional Verification System=178,180,58

Session 7. Verification System Of Platform-Based System=236,238,19

Session 8. Veritication System Of System With Embedded Processor Core=255,257,28

Chapter 4. Achievement Of Purpose And Contribution=283,285,1

Session 1. Main Results Of Research=283,285,16

Session 2. Public Achievement=299,301,3

Chapter 5. Application Plan Of Research=302,304,1

Chapter 6. Foreign Technology Information=303,305,1

Session 1. Research Institute And Project=303,305,1

Session 2. Commercial Technique Trends=303,305,3

Chapter 7. Reference=306,308,27

관련분야 신착자료