목차
지은이 머리말 = ⅴ
감사의 글 = ⅵ
학생들을 위한 제안 = ⅷ
강의하는 사람들을 위한 제안 = xi
옮긴이 머리말 = xxi
CHAPTER 01 전자 회로의 소개
1.1 전자공학과 전자 회로 = 1
1.2 전자 시스템의 예시 2
1.2.1 휴대전화 = 2
1.2.2 디지털 카메라 = 5
1.2.3 아날로그와 디지털 = 8
1.3 기본 개념들 = 9
1.3.1 아날로그와 디지털 신호 = 9
1.3.2 아날로그 회로 = 11
1.3.3 디지털 회로 = 12
1.3.4 기본 회로 원리 = 14
1.4 요약 = 23
CHAPTER 02 기초 반도체 물리
2.1 반도체 물질 및 성질 = 26
2.1.1 고체에서의 전하 캐리어 = 26
2.1.2 캐리어 밀도 변화 = 29
2.1.3 캐리어의 이동 = 32
2.2 pn 접합 = 41
2.2.1 평형 상태의 pn 접합 = 42
2.2.2 역방향 바이어스에서의 pn 접합 = 48
2.2.3 순방향 바이어스에서의 pn 접합 = 52
2.2.4 전류/전압 특성 = 56
2.3 역방향 절연 파괴 = 61
2.3.1 제너 항복 = 62
2.3.2 애벌런치 항복 = 62
2.4 요약 = 63
Problems = 64
SPICE Problems = 68
CHAPTER 03 다이오드 모델과 회로
3.1 이상적인 다이오드 = 71
3.1.1 처음의 생각 = 71
3.1.2 이상적인 다이오드 = 72
3.1.3 응용 예 = 78
3.2 다이오드로서의 pn 접합 = 83
3.3 추가 예제 = 86
3.4 대신호와 소신호 동작 = 93
3.5 다이오드의 응용 = 102
3.5.1 반파 및 전파 정류기 = 102
3.5.2 전압 조절 = 117
3.5.3 한계 회로 = 119
3.5.4 배전압기 = 123
3.5.5 레벨 시프터와 스위치로서의 다이오드 = 129
3.6 요약 = 131
Problems = 132
SPICE Problems = 142
CHAPTER 04 바이폴라 트랜지스터 물리
4.1 일반적인 고찰 = 145
4.2 바이폴라 트랜지스터의 구조 = 147
4.3 능동 모드에서 바이폴라 트랜지스터의 동작 = 149
4.3.1 컬렉터 전류 = 151
4.3.2 베이스와 이미터 전류 = 156
4.4 바이폴라 트랜지스터의 모델과 특성 = 157
4.4.1 대신호 모델 = 157
4.4.2 전류/전압 특성 = 160
4.4.3 트랜스컨덕턴스의 개념 = 162
4.4.4 소신호 모델 = 165
4.4.5 얼리 효과 = 169
4.5 포화 모드에서 바이폴라 트랜지스터의 동작 = 175
4.6 pnp 트랜지스터 = 179
4.6.1 구조 및 동작 = 180
4.6.2 대신호 모델 = 180
4.6.3 소신호 모델 = 184
4.7 요약 = 187
Problems = 188
SPICE Problems = 199
CHAPTER 05 바이폴라 증폭기
5.1 일반적인 고찰 = 201
5.1.1 입력 및 출력 임피던스 = 202
5.1.2 바이어스 회로 = 207
5.1.3 직류 및 소신호 해석 = 208
5.2 동작점 해석 및 설계 = 210
5.2.1 간단한 바이어스 회로 = 211
5.2.2 저항 분할 바이어스 회로 = 214
5.2.3 이미터 퇴화를 사용한 바이어스 회로 = 219
5.2.4 자기 바이어스를 사용한 단 = 224
5.2.5 pnp 트랜지스터의 바이어스 회로 = 227
5.3 바이폴라 증폭기의 토폴로지 = 232
5.3.1 공통 이미터 토폴로지 = 233
5.3.2 공통 베이스 토폴로지 = 263
5.3.3 이미터 폴로어 = 282
5.4 요약 및 추가 예제 = 292
5.5 요약 = 300
Problems = 300
SPICE Problems = 321
CHAPTER 06 MOS 트랜지스터의 물리
6.1 MOSFET의 구조 = 325
6.2 MOSFET의 동작 = 328
6.2.1 정성적 해석 = 329
6.2.2 I/V 특성의 유도 = 335
6.2.3 채널 길이 변조 = 347
6.2.4 MOS 트랜스컨덕턴스 = 349
6.2.5 속도 포화 = 351
6.2.6 다른 2차적 효과들 = 352
6.3 MOS 소자의 모델 = 353
6.3.1 대신호 모델 = 353
6.3.2 소신호 모델 = 355
6.4 PMOS 틀내지스터 = 356
6.5 CMOS 공정 = 359
6.6 바이폴라와 MOS 소자의 비교 = 360
6.7 요약 360
Problems = 361
SPICE Problems = 370
CHAPTER 07 CMOS 증폭기
7.1 일반적인 고찰 = 373
7.1.1 MOS 증폭기 토폴로지 = 373
7.1.2 바이어싱 = 373
7.1.3 전류 소스의 구현 = 378
7.2 공통 소스 단 = 379
7.2.1 공통 소스 코어 = 379
7.2.2 전류 소스 부하를 갖는 공통 소스 단 = 383
7.2.3 다이오드 연결 부하를 갖는 공통 소스 단 = 384
7.2.4 축퇴된 공통 소스 단 = 386
7.2.5 바이어스된 공통 소스 코어 = 390
7.3 공통 게이트 단 = 392
7.3.1 바이어스된 CG 단 = 397
7.4 소스 폴로어 = 400
7.4.1 소스 폴로어 코어 = 400
7.4.2 바잉스된 소스 폴로어 = 403
7.5 요약과 추가 예제 = 405
7.6 요약 = 409
Problems = 410
SPICE Problems = 428
CHAPTER 08 블랙박스로서의 연산 증폭기
8.1 일반적인 고찰 = 432
8.2 연산 증폭기 기반 회로 = 434
8.2.1 비반전 증폭기 = 434
8.2.2 반전 증폭기 = 437
8.2.3 적분기와 미분기 = 440
8.2.4 전압 가산기 = 448
8.3 비선형 기능 = 449
8.3.1 정밀 정류기 = 450
8.3.2 대수 증폭기 = 451
8.3.3 제곱근 증폭기 = 452
8.4 연산 증폭기의 비이상성 = 453
8.4.1 직류 오프셋 = 453
8.4.2 입력 바이어스 전류 = 457
8.4.3 속도 제한 = 461
8.4.4 유한한 입력과 출력 임피던스 = 466
8.5 설계 예제 = 468
8.6 요약 = 470
Problems = 471
SPICE Problems = 480
CHAPTER 09 캐스코드 단과 전류 거울
9.1 캐스코드 단 = 483
9.1.1 전류원으로서의 캐스코드 = 483
9.1.2 증폭기로서의 캐스코드 = 491
9.2 전류 거울 = 501
9.2.1 초기 생각 = 501
9.2.2 바이폴라 전류 거울 = 502
9.2.3 MOS 전류 거울 = 513
9.3 요약 = 516
Problems = 518
SPICE Problems = 533
CHAPTER 10 차동 증폭기
10.1 일반적인 고찰 = 537
10.1.1 초기의 사고 = 537
10.1.2 차동 신호 = 539
10.1.3 차동쌍 = 542
10.2 바이폴라 차동쌍 = 543
10.2.1 정성적 해석 = 543
10.2.2 대신호 해석 = 550
10.2.3 소신호 해석 = 555
10.3 MOS 차동쌍 = 563
10.3.1 정성적 분석 = 563
10.3.2 대신호 해석 = 568
10.3.3 소신호 해석 = 573
10.4 캐스코드 차동 증폭기 = 577
10.5 공통 모드 제거 = 581
10.6 능동 부하를 가진 차동쌍 = 587
10.6.1 정성적 해석 = 587
10.6.2 정량적 해석 = 590
10.7 요약 = 596
Problems = 597
SPICE Problems = 614
CHAPTER 11 주파수 응답
11.1 기본 개념 = 617
11.1.1 일반적인 고찰 = 617
11.1.2 전달 함수와 주파수 응답과의 관계 = 621
11.1.3 보데의 법칙 = 624
11.1.4 노드와 극점의 연관 = 625
11.1.5 밀러 이론 = 627
11.1.6 일반적인 주파수 응답 = 631
11.2 트랜지스터의 고주파 모델 = 634
11.2.1 바이폴라 트랜지스터의 고주파 모델 = 634
11.2.2 MOSFET의 고주파 모델 = 636
11.2.3 파도 주파수 = 638
11.3 분석 절차 = 640
11.4 공통 이미터 단과 공통 소스 단의 주파수 응답 = 641
11.4.1 저주파수 응답 = 641
11.4.2 고주파수 응답 = 642
11.4.3 밀러 이론의 이용 = 643
11.4.4 직접 해석 = 646
11.4.5 입력 임피던스 = 650
11.5 공통 베이스 단과 공통 게이트 단의 주파수 응답 = 650
11.5.1 저주파수 응답 = 650
11.5.2 고주파수 응답 = 651
11.6 플로어의 주파수 응답 = 654
11.6.1 입출력 임피던스 = 658
11.7 캐스코드 단의 주파수 응답 = 662
11.7.1 입출력 임피던스 = 667
11.8 차동쌍의 주파수 응답 = 668
11.8.1 공통 모드 주파수 응답 = 669
11.9 추가 예제 = 671
11.10 요약 = 676
Problems = 677
SPICE Problems = 688
CHAPTER 12 귀환
12.1 일반적인 고찰 = 691
12.1.1 루프 이득 = 694
12.2 부귀환의 성질 = 696
12.2.1 이득 둔감화 = 696
12.2.2 대역폭 확장 = 698
12.2.3 I/O 임피던스의 변화 = 701
12.2.4 선형성 개선 = 704
12.3 증폭기 형태 = 705
12.3.1 간단한 증폭기 모델 706
12.3.2 증폭기 형태의 예 = 707
12.4 감지 및 반송 기술 = 709
12.5 귀환의 극성 = 713
12.6 귀환 토폴로지 = 715
12.6.1 전압 - 전압 귀환 = 715
12.6.2 전압 - 전류 귀환 = 720
12.6.3 전류 - 전압 귀환 = 724
12.6.4 전류 - 전류 귀환 = 730
12.7 비이상적인 I/O 임피더스의 영향 = 733
12.7.1 I/O 효과의 포함 = 735
12.8 귀환 시스템의 안정성 = 749
12.8.1 보데의 법칙 복습 = 749
12.8.2 불안정성 문제 = 751
12.8.3 안정 조건 = 754
12.8.4 위상 마진 = 758
12.8.5 주파수 보상 = 760
12.8.6 밀러 보상 = 763
12.9 요약 = 764
Problems = 765
SPICE Problems = 781
CHAPTER 13 출력단 및 전력 증폭기
13.1 일반적인 고찰 = 785
13.2 전력 증폭기로서의 이미터 폴로어 = 787
13.3 푸시풀 단 = 791
13.4 개선된 푸시풀 단 = 794
13.4.1 교차 왜곡의 완화 = 794
13.4.2 CE 단의 추가 = 799
13.5 대신호의 대한 고려 = 803
13.5.1 바이어스에 관한 이슈 = 803
13.5.2 pnp전력 트랜지스터의 제거 = 804
13.5.3 고충실도 설계 = 808
13.6 단락 보호 = 808
13.7 열 소모 = 809
13.7.1 이미터 폴로어의 전력 등급 = 809
13.7.2 푸시풀 단의 전력 등급 = 811
13.7.3 열 폭주 = 813
13.8 효율 = 814
13.8.1 이미터 폴로어의 효율 = 815
13.8.2 푸시풀 단의 효율 = 817
13.9 전력 증폭기의 등급 = 817
13.10 요약 = 817
Problems = 818
SPICE Problems = 824
CHAPTER 14 아날로그 필터
14.1 일반적인 고찰 = 827
14.1.1 필터 특성 = 828
14.1.2 필터의 분류 = 829
14.1.3 필터의 전달 함수 = 833
14.1.4 감도의 문제 = 836
14.2 1차 필터 = 838
14.3 2차 필터 = 841
14.3.1 특별한 경우 = 842
14.3.2 RLC 구현 = 845
14.4 능동 필터 = 851
14.4.1 살렌과 키 필터 = 852
14.4.2 적분기 기반 바이쿼드 = 858
14.4.3 흉내낸 인덕터를 사용하는 바이쿼드 = 862
14.5 필터 응답의 근사 = 869
14.5.1 버터워스 응답 = 869
14.5.2 체비셰프 응답 = 874
14.6 요약 = 880
Problems = 881
SPICE Problems = 887
CHAPTER 15 디지털 CMOS 회로
15.1 일반적인 고찰 = 889
15.1.1 게이트의 정적 특성 = 890
15.1.2 게이트의 동적 특성 = 898
15.1.3 전력-속도 상충 = 902
15.2 CMOS 인버터 = 904
15.2.1 초기 생각 = 904
15.2.2 전압 전달 특성 = 906
15.2.3 동적 특성 = 913
15.2.4 전력 소모 = 919
15.3 CMOS NOR 및 NAND 게이트 = 924
15.3.1 NOR 게이트 = 924
15.3.2 NAND 게이트 = 927
15.4 요약 = 929
Problems = 930
SPICE Problems = 936
CHAPTER 16 CMOS 증폭기
16.1 일반적인 고찰 = 939
16.1.1 입출력 임피던스 = 940
16.1.2 바이어스 = 945
16.1.3 직류 및 소신호 분석 = 945
16.2 동작점 분석 및 설계 = 947
16.2.1 간단한 바이어스 = 949
16.2.2 소스 축퇴의 바이어스 = 951
16.2.3 자기 바이어스 단 = 954
16.2.4 PMOS 트랜지스터의 바이어스 = 956
16.2.5 전류원의 구현 = 957
16.3 CMOS 증폭기 토폴로지 = 958
16.4 공통 소스 토폴로지 = 959
16.4.1 전류원 부하를 가진 CS 단 = 965
16.4.2 다이오드가 연결된 부하를 가진 CS 단 = 966
16.4.3 소스 축퇴를 가진 CS 단 = 967
16.4.4 공통 게이트 토폴로지 = 981
16.4.5 소스 폴로어 = 993
16.5 추가 예제 = 1001
16.6 요약 = 1005
Problems = 1006
SPICE Problems = 1024
APPENDIX A 스파이스의 소개
A.1 시뮬레이션 절차 = 1027
A.2 분석의 종류 = 1030
A.2.1 동작점 분석 = 1030
A.2.2 과도 해석 = 1031
A.2.3 직류 해석 = 1034
A.3 구성 소자 설명 = 1036
A.3.1 전류원 = 1036
A.3.2 다이오드 = 1037
A.3.3 바이폴라 트랜지스터 = 1039
A.3.4 MOSFET = 1041
A.4 그 외 구성 소자와 명령어들 = 1045
A.4.1 종속 전원 = 1045
A.4.2 초기 조건 = 1046
찾아보기 = 1049